news 2026/4/16 14:22:22

基于FPGA的数字示波器设计和硬件调试,将正弦波形通过HDMI接口在屏幕上动态显示

作者头像

张小明

前端开发工程师

1.2k 24
文章封面图
基于FPGA的数字示波器设计和硬件调试,将正弦波形通过HDMI接口在屏幕上动态显示

目录

1.课题概述

2.系统测试效果

3.核心程序与模型

4.系统原理简介

5.完整工程文件


1.课题概述

基于FPGA的数字示波器,通过DDS-IP核生成标准正弦波形,再将波形数据转换为HDMI显示格式,最终在显示器上呈现波形形态。该系统既具备数字示波器的信号发生基础功能,也通过HDMI接口完成可视化输出,其整体架构包含DDS信号生成模块、波形缓存模块、HDMI视频驱动模块、时钟管理模块,正弦信号频率控制模块。

2.系统测试效果

在显示器上,显示不同频率的正弦波形:

fpga硬件测试不同开发板之间的移植,可以参考如下的文章:

https://blog.csdn.net/hardware_player/article/details/147004201?sharetype=blogdetail&sharerId=147004201&sharerefer=PC&sharesource=hardware_player&spm=1011.2480.3001.8118

修改频率,显示器显示效果如下:

3.核心程序与模型

版本:vivado2022.2

..................................................... // һ DDS //the module of sin signal wire[7:0]signal_sin1; wire [15 : 0] m_axis_data_tdata; dds_compiler_0 dds_compiler_0u ( .aclk (divclk), // input wire aclk .aresetn (rst_n), // input wire aresetn .s_axis_config_tvalid(1'b1), // input wire s_axis_config_tvalid .s_axis_config_tdata(32'd2000000), // input wire [31 : 0] s_axis_config_tdata .m_axis_data_tvalid(), // output wire m_axis_data_tvalid .m_axis_data_tdata(m_axis_data_tdata), // output wire [15 : 0] m_axis_data_tdata .m_axis_phase_tvalid(), // output wire m_axis_phase_tvalid .m_axis_phase_tdata() // output wire [31 : 0] m_axis_phase_tdata ); assign signal_sin1={m_axis_data_tdata[15],m_axis_data_tdata[15:9]}; wire[7:0]signal_sin2; wire [15 : 0] m_axis_data_tdata2; dds_compiler_0 dds_compiler_1u ( .aclk (divclk), // input wire aclk .aresetn (rst_n), // input wire aresetn .s_axis_config_tvalid(1'b1), // input wire s_axis_config_tvalid .s_axis_config_tdata(K), // input wire [31 : 0] s_axis_config_tdata .m_axis_data_tvalid(), // output wire m_axis_data_tvalid .m_axis_data_tdata(m_axis_data_tdata2), // output wire [15 : 0] m_axis_data_tdata .m_axis_phase_tvalid(), // output wire m_axis_phase_tvalid .m_axis_phase_tdata() // output wire [31 : 0] m_axis_phase_tdata ); assign signal_sin2={m_axis_data_tdata2[15],m_axis_data_tdata2[15:9]}; wire signed[7:0]test1 = signal_sin1; wire signed[7:0]test2 = signal_sin2; wire video_clk; wire video_clk_5x; wire video_hs; wire video_vs; wire video_de; wire[7:0] video_r; wire[7:0] video_g; wire[7:0] video_b; color_bar hdmi_color_bar( .clk0(divclk), .clk(video_clk), .rst(1'b0), .i_start(1'b1), .test1(test1), .test2(test2), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b) ); endmodule 00X6_010m

4.系统原理简介

FPGA作为整个系统的控制核心,承担着模块调度、数据处理、时序同步的功能:

1.时钟管理模块通过PLL IP核生成各模块所需时钟(DDS 工作时钟、HDMI 像素时钟、系统同步时钟),保证各模块时序一致。

2.DDS IP核在时钟驱动下生成正弦波数字序列,输出至波形缓存模块(FIFO/BRAM)进行临时存储,解决DDS输出速率与HDMI显示速率的匹配问题。

3.HDMI视频驱动模块生成标准视频时序,在有效像素区域内,根据当前 X 轴像素坐标读取缓存中的正弦波幅值数据,将其转换为Y轴像素坐标对应的灰度数据(如黑白波形显示)或RGB数据(如彩色波形显示)。

4.TMDS编码模块将RGB数据、同步信号封装为HDMI差分信号,通过FPGA的HDMI输出引脚传输至显示器,最终呈现稳定的正弦波形。

正弦波形与显示像素之间的映射

1.X轴(时间-行像素)映射公式

设DDS的采样频率为fs(等于DDS工作时钟频率fclk),显示器有效行像素数为Xres(如720P为1280,1080P为1920),波形显示的时间窗口为Tw,则每个行像素对应的时间间隔Δt为:

2.Y轴(幅值-列像素)映射公式

设显示器有效列像素数为Yres(如720P为720,1080P为1080),DDS输出的正弦波幅值范围为[Amin,A max],列像素坐标y(从上到下为0到Yres−1)与幅值A(n)的映射关系为:

5.完整工程文件

v v

关注后,GZH回复关键词:a18

版权声明: 本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若内容造成侵权/违法违规/事实不符,请联系邮箱:809451989@qq.com进行投诉反馈,一经查实,立即删除!
网站建设 2026/4/16 14:19:42

柯萨奇病毒(Coxsackievirus,CV)的分子结构与重组蛋白技术原理解析

柯萨奇病毒(Coxsackievirus,CV)是肠道病毒属(Enterovirus)中研究最为深入的一类RNA病毒,在病毒复制机制、蛋白结构功能及宿主细胞信号调控等基础研究中具有重要代表性。围绕CV编码的结构蛋白与非结构蛋白&a…

作者头像 李华
网站建设 2026/4/16 7:38:49

按需购买Token服务:降低企业AI使用门槛

按需购买Token服务:降低企业AI使用门槛 在企业智能化转型的浪潮中,一个现实问题始终横亘在前:如何让AI能力真正“用得起、管得住、信得过”?许多团队曾满怀期待地接入大模型API,却在几周后被突如其来的高额账单惊醒——…

作者头像 李华
网站建设 2026/4/16 12:34:29

Altium Designer生成Gerber用于工厂生产的细节解析

Altium Designer生成Gerber文件:从设计到生产的实战全解析 你有没有遇到过这样的情况? 电路板设计得完美无缺,DRC零报错,原理图也反复确认了三遍——结果工厂回传一句话:“ 没有底层走线 ”或者“ 丝印反了&#…

作者头像 李华
网站建设 2026/4/11 18:56:37

如何评估anything-llm的知识库回答准确性?

如何评估 Anything-LLM 的知识库回答准确性? 在企业越来越依赖AI处理内部文档、客服问答和知识管理的今天,一个看似“智能”的回答可能隐藏着致命的风险——它听起来头头是道,实则毫无根据。这种现象被称为大语言模型(LLM&#xf…

作者头像 李华
网站建设 2026/4/16 12:22:38

9个AI写作工具,专科生论文格式规范不发愁!

9个AI写作工具,专科生论文格式规范不发愁! AI写作工具,让论文不再难 在当今这个信息爆炸的时代,专科生的论文写作任务日益繁重。从选题到成稿,每一步都需要大量的时间和精力。而随着人工智能技术的不断发展&#xff0c…

作者头像 李华
网站建设 2026/4/16 14:19:24

基于JLink烧录的工控设备批量部署方案

工控量产中的“烧录困局”:如何用JLink打造稳定高效的批量部署流水线? 在智能制造的产线上,每一秒都关乎成本。你是否经历过这样的场景?几十台工控主板整齐排列,工人逐个插上调试器、运行软件、点击“烧录”——然后盯…

作者头像 李华